期刊专题

10.3969/j.issn.1671-1815.2012.11.014

一种并行硬件ECC模型及FPGA实现

引用
针对大容量固态存储器中数据错“位”的问题,目前大多采用软件ECC模型进行检错和纠错,但这势必会极大地影响存储系统的读写性能.基于ECC校验原理,提出一种并行硬件ECC模型,并采用FPGA实现.仿真分析和实验结果表明:该模型不仅具有良好的纠错能力,而且显著地提高了存储系统的读写性能.

固态存储、FPGA、NAND Flash、ECC

12

TP331.2(计算技术、计算机技术)

2012-07-13(万方平台首次上网日期,不代表论文的发表时间)

共4页

2576-2579

相关文献
评论
暂无封面信息
查看本期封面目录

科学技术与工程

1671-1815

11-4688/T

12

2012,12(11)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn