10.3969/j.issn.1671-1815.2012.11.014
一种并行硬件ECC模型及FPGA实现
针对大容量固态存储器中数据错“位”的问题,目前大多采用软件ECC模型进行检错和纠错,但这势必会极大地影响存储系统的读写性能.基于ECC校验原理,提出一种并行硬件ECC模型,并采用FPGA实现.仿真分析和实验结果表明:该模型不仅具有良好的纠错能力,而且显著地提高了存储系统的读写性能.
固态存储、FPGA、NAND Flash、ECC
12
TP331.2(计算技术、计算机技术)
2012-07-13(万方平台首次上网日期,不代表论文的发表时间)
共4页
2576-2579