10.3969/j.issn.1671-1815.2011.35.018
基于FPGA的信道化数字接收机的研究与仿真
雷达电子战数字信道化接收机能够处理同时到达的多个信号并有较高的截获概率,是当前国内外研究重点.采用了一种基于多相滤波结构的宽带数字信道化接收机方法,通过信道化降低后续信号处理速度,可满足宽频段覆盖、高灵敏度、高截获概率和实时处理能力.对系统基于FPGA实现信道化数字接收机,时分复用完成算法.
多相滤波、信道化接收机、FPGA、分时复用
11
TN857(无线电设备、电信设备)
2012-03-16(万方平台首次上网日期,不代表论文的发表时间)
共5页
8744-8748