10.3969/j.issn.1671-1815.2011.27.028
基于FPGA与DSP的嵌入式GNSS接收机设计
随着GNSS接收机应用的不断深入,其对系统功耗、体积等性能的要求越来越高.大规模集成电路芯片如现场可编程逻辑门阵列(FPGA)和高速数字信号处理器(DSP)等在嵌入式GNSS接收机设计中得到广泛应用.卫星信号数字处理是接收机的核心部件之一,提出了一种基于FPGA与DSP模块化的嵌入式接收机的基带信号处理系统设计.利用FPGA完成基带相关器的设计,并由DSP实现卫星信号的信号处理和定位导航解算.通过静态测试试验,说明所设计的GNSS接收机具有体积小、功耗低和实时性强等特点.
全球导航卫星学位(Golbal Navigation Satellite Systen、GNSS)接收机、FPGA、DSP、测试试验
11
TN965.5;U666.134
2012-01-15(万方平台首次上网日期,不代表论文的发表时间)
共6页
6643-6647,6655