10.3969/j.issn.1671-1815.2010.32.053
流水线处理器中Cache模块的设计
流水线结构能大幅提高指令执行速度,但是由于主存读取速度过慢,系统性能的提升仍然受到限制.现实现的Cache设计,是流水线与主存间的高速缓冲器,它能有效地解决访存的瓶颈问题,使流水线功能得到充分发挥.文章首先分析流水线的结构特点,确定Cache的结构功能,在此基础上提出一个组相联映射Cache的设计.分析Cache实现读写操作的具体控制过程,并给出LRU(least recently used)替换算法的实现.最后通过介绍猝发取指操作着重讨论了Cache与流水线间的配合机制.
流水线、组相联、LRU替换算法、猝发取指
10
TP393.06(计算技术、计算机技术)
2011-01-28(万方平台首次上网日期,不代表论文的发表时间)
共6页
8084-8089