期刊专题

10.3969/j.issn.1671-1815.2010.32.053

流水线处理器中Cache模块的设计

引用
流水线结构能大幅提高指令执行速度,但是由于主存读取速度过慢,系统性能的提升仍然受到限制.现实现的Cache设计,是流水线与主存间的高速缓冲器,它能有效地解决访存的瓶颈问题,使流水线功能得到充分发挥.文章首先分析流水线的结构特点,确定Cache的结构功能,在此基础上提出一个组相联映射Cache的设计.分析Cache实现读写操作的具体控制过程,并给出LRU(least recently used)替换算法的实现.最后通过介绍猝发取指操作着重讨论了Cache与流水线间的配合机制.

流水线、组相联、LRU替换算法、猝发取指

10

TP393.06(计算技术、计算机技术)

2011-01-28(万方平台首次上网日期,不代表论文的发表时间)

共6页

8084-8089

相关文献
评论
暂无封面信息
查看本期封面目录

科学技术与工程

1671-1815

11-4688/T

10

2010,10(32)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn