10.3969/j.issn.1671-1815.2010.11.039
基于分布式算法有限脉冲响应(FIR)滤波器的FPGA设计
FIR 滤波器是一种被广泛应用的基本的数字信号处理部件.针对采用常用方法设计实现FIR 滤波器存在的问题,提出基于分布式算法设计并在FPGA 上高效实现严格线性相位FIR 滤波器的方案,通过编程仿真得到满意的结果.该方法实现FIR 滤波器器件体积小、性能可靠、价格低廉、设计周期短,可作为高速数字滤波设计的较好方案.
现场可编程门阵、有限长脉冲响应(Finite Impulse Response、FIR)滤波器、分布式算法、硬件描述语言
10
TN919.5
渭南师范学院重点科研计划项目09YKF005
2010-06-21(万方平台首次上网日期,不代表论文的发表时间)
共4页
2743-2746