10.3969/j.issn.1671-1815.2009.14.014
一种多通道脉冲计数器的EDA方法设计
介绍了用CPLD+HDL的EDA技术作为开发手段,实现对多通道的脉冲信号计数的脉冲计数器的设计,并利用单片机将计数结果传给上位机,论述了基于VHDL语言和芯片的数字系统的设计思想和过程,通过对设计结果的系统仿真波形分析,验证了计数器设计的正确性.
多通道、脉冲计数器、复杂可编程逻辑器件(Conplex Programmable Logic Device、CPLD)、甚高速数字电路硬件描述语言(Very-Higl-Speed Integrated Circint Hardware Description Language、VHDL)、波形仿真、单片机
9
TN788(基本电子电路)
2009-07-22(万方平台首次上网日期,不代表论文的发表时间)
共6页
4006-4011