10.3969/j.issn.1671-1815.2007.09.015
基于ME算法的RS译码器的原理和FPGA实现
RS(Reed-Solomon)码是具有很强纠错能力的线性分组码,广泛应用于各种通信和存储系统中.文中设计的译码器采用修正的欧几里德算法(MEA),并在实现中采用公共项提取算法有效地优化了乘法器,以迭代、复用等方法降低了RS码译码硬件实现的复杂度.并用Verilog-HDL语言实现了RS(255,239)码的译码器各个模块的功能.
Reed-Solomon译码、ME算法、FPGA、Verilog-HDL
7
TN919.3
2007-06-25(万方平台首次上网日期,不代表论文的发表时间)
共4页
1886-1889