10.3969/j.issn.1671-1815.2005.20.007
基于CPLD的CCD图像敏感器驱动时序设计
介绍了一种CCD图像敏感器--TCD142D,分析了其驱动时序信号,选用复杂可编程逻辑器件(CPLD)作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述,采用Quartus Ⅱ对所设计的时序发生器进行了仿真,针对Altera公司的可编程逻辑器件EPM7064SLC44进行适配.实验结果表明,驱动时序发生器的设计是正确的,可以满足CCD工作驱动要求.
CPLD、TCD142D、CCD图像敏感器、VHDL
5
TN386(半导体技术)
2005-11-17(万方平台首次上网日期,不代表论文的发表时间)
共3页
1491-1493