10.3969/j.issn.1671-1815.2005.19.005
基于FPGA的CMOS图像敏感器驱动电路设计
介绍了一种用于卫星姿态测量的CMOS图像敏感器--STAR250,分析了其驱动时序信号,选用现场可编程门阵列(FPGA)作为硬件设计平台,使用VHDL语言对驱动时序电路进行了硬件描述,经布线、仿真、测试后验证了驱动信号的正确性.
FPGA、STAR250、CMOS图像敏感器、VHDL
5
TN919.85
2005-11-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
1317-1320