期刊专题

10.16660/j.cnki.1674-098X.2017.05.074

基于FPGA数字钟的设计

引用
伴随着集成电路(IC)技术的发展,电子设计自动化(EDA)逐渐成为重要的设计手段,经广泛应用于模拟与数字电路系统等许多领域.该文利用了Verilog HDL硬件描述语言通过层次化的方法设计数字钟,并通过QuartusⅡ7.1完成波形仿真和综合.根据功能将系统分为6个模块:顶层调用模块、分频模块、时钟计时模块、分钟计时模块、秒钟计时模块、闹铃及报时模块.将程序下载到芯片EP1C6Q240C8中,验证数字钟FPGA设计的正确性和实用性,应用于实际的数字钟显示,以期可以让数字钟具有更强的效果.

数字钟、Verilog、HDL、FPGA

14

TN911.22

2017-05-27(万方平台首次上网日期,不代表论文的发表时间)

共2页

74,76

暂无封面信息
查看本期封面目录

科技创新导报

1674-098X

11-5640/N

14

2017,14(5)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn