10.3969/j.issn.1674-098X.2009.23.011
并行模拟数字转换器系统设计与实现
介绍了一种并行模拟数字转换器系统的设计与实现,该系统采用4片A/D并行交替采样,采样速率可达200MHz,分辨率可达到12bit.给出了方案构成的硬件系统设计,并详细阐述了各硬件系统平台的具体构成.针对通道失配问题,在FPGA内部实现了通道失配误差的测量.该系统的实现对超高速并行采样技术的研究具有一定的指导意义,且该平台的构建在工程应用上具有一定的通用性.
模拟数字转换器、通道失配、超高速、并行交昔采样
TN974
2009-10-30(万方平台首次上网日期,不代表论文的发表时间)
共1页
14-14