10.3969/j.issn.1001-7119.2008.03.017
基于CTGAL电路的进制可变计数器设计
通过对计数器和钟控传输门绝热逻辑(clocked transmission gate adiabatic logic, CTGAL)电路工作原理及结构的研究,提出了基于CTGAL电路的四/八/十六进制可变计数器设计方案,与传统CMOS电路实现的四/八/十六进制计数器相比,在相同工作频率下,平均节省能耗约87%.HSPICE模拟结果表明了所设计的电路具有正确的逻辑功能和显著的低功耗特性.
CTGAL电路、进制可变、计数器、低功耗
24
TN79(基本电子电路)
国家自然科学基金60776022;浙江省科技计划2008C21166;浙江省教育厅资助项目20070859;宁波大学校科研和教改项目XK0610030
2008-07-03(万方平台首次上网日期,不代表论文的发表时间)
共5页
379-382,385