10.3969/j.issn.1671-7775.2007.02.017
高速低耗BiCMOS OC门及其线与逻辑系统
为了满足高速度、低功耗数字逻辑系统的应用需求,运用改进电路内部结构和优化选取器件参数的方法,设计了4种双极互补金属氧化物半导体集电极开路(BiCMOS OC)门,并且用它们构成了线与逻辑系统;藉助两个BiCMOS OC门线与系统推导出其上拉电阻RL的计算式;对所设计的4种BiCMOS OC门和一种传统的TTL OC门线与系统进行了仿真试验和硬件电路试验.长工验数据和分析结果表明,所设计的BiCMOS OC门线与系统的电源电压均可为2.6~4.0 V,工作速度与TTL OC门线与系统相接近,在60 MHz测试条件下它们的功耗比TTL OC门减少4.77~5.68 mW,且它们的延迟-功耗积平均降低了45.5%.
数字系统、双极互补金属氧化物半导体、开集门、线与逻辑系统、延迟-功耗积
28
TN433(微电子学、集成电路(IC))
江苏省工业科技攻关项目BE2006090;江苏大学校科研和教改项目05JDG032
2007-04-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
156-159