10.3969/j.issn.1006-2475.2017.10.024
基于FPGA的USB3.0通信架构设计与实现
针对USB设备与主机通信存在的带宽瓶颈问题,设计一款基于USB3.0协议的高速通信架构,为嵌入式设备与PC之间的USB数据高速通信提供一种可选方案.本设计采用Cypress的EZ-USB FX3芯片作为USB的外设控制器,以FP-GA作为整个硬件系统的主控芯片,通过对FPGA硬件系统进行设计,对设备固件进行设计与调优,该架构支持USB 2.0/3.0接口自适应,能够实现主机、国产嵌入式CPU、SRAM之间的两两可变帧长通信,硬件传输速度达到360 MB/s,数据连续传输速度达到148 MB/s.
USB3.0、FPGA、多接口、高速、控制状态机
TN915.05
2017-11-29(万方平台首次上网日期,不代表论文的发表时间)
共6页
121-126