基于FPGA实现的星载SAR实时成像系统研究
针对星载SAR实时成像处理的研究目前主要集中在实时成像运算器(SAR processor),而未见到实时成像系统(SAR imaging system)的研究,提出了一种CS算法的星载SAR实时成像系统的体系结构,并基于FPGA实现了原型系统,该体系结构可以自主完成星载SAR实时成像,并具有良好的可扩展性,利用模拟信号源和高速数据记录仪对原型系统验证,1个信号处理单元在50MHz工作频率下,约11s内完成16384×16384个样本的星载雷达原始数据的成像处理,用4个信号处理单元就可达到为PRF为2000Hz的星载SAR的1:1实时成像要求.
星载SAR、实时成像系统、FPGA、CS算法
44
TP3(计算技术、计算机技术)
国家自然科学基金60303017;国家高技术研究计划发展专项经费2003AA135093
2007-04-24(万方平台首次上网日期,不代表论文的发表时间)
共6页
497-502