可重构计算的硬件结构
首先讨论了可重构计算的基本含义及特点,指出它的实质是突破了通用微处理仅时间维可变,ASIC空间维可变的限制,实现时间、空间两维可编程.其次,系统地综述了基于FPGA的可重构计算硬件结构的基本技术,重点讨论了逻辑单元的粒度及单元间互连的路由问题.最后给出了基于可重构计算的几个典型体系结构框架.
可重构计算、FPGA、路由、体系结构
40
TP332(计算技术、计算机技术)
国家自然科学基金69974031
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共7页
500-506