基于精英池演化算法的数字电路在片演化方法
20世纪末演化硬件技术的提出为实现硬件系统的自适应与智能化等特征提供了一种可行的新技术,现阶段电路进化是演化硬件研究的热点之一.该文引入人工经验与规则,提出一种扩展矩阵编码法,保护具有较优结构的电路个体不易被淘汰;其次,基于多目标和局部寻优技术,结合子电路杂交与单元重要性的自适应变异策略,提出了一种设计数字电路的精英池演化算法,并在可编程逻辑器件上实现电路的自主动态重构与评价等演化过程.
演化硬件、演化算法、电路演化、在片演化
33
TP302(计算技术、计算机技术)
武汉大学自主科研项目基金6082019;国家自然科学基金60773009,60775035;国家"八六三"高技术研究发展计划项目基金2007AA01Z290,2007AA01Z132;国家"九七三"重点基础研究发展规划项目基金2007CB311004
2010-04-21(万方平台首次上网日期,不代表论文的发表时间)
共8页
365-372