10.3321/j.issn:0254-4164.2008.11.014
基于FPGA的嵌入式多核处理器及SUSAN算法并行化
给出了四核心嵌入式并行处理器FPEP的结构设计并建立了FPGA验证平台.为了对多核处理器平台性能进行评测,提出了基于OpenMP的3种可行的图像处理领域的经典算法SUSAN算法的并行化方法:直接并行化SUSAN、图像分块处理和多图像并行处理,并对这3种并行算法在Intel四核心平台和FPEP的FPGA验证平台上进行性能测试.实验表明,3种并行算法在两种四核心平台下均可获得接近3.0的加速比,多图像并行处理在FPEP的FPGA验证平台可以获得接近4.0的加速比.
SUSAN、FPGA、OpenMP、多核处理器、图像处理
31
TP302(计算技术、计算机技术)
山东省科技发展计划项目基金2007GG10001020
2009-01-13(万方平台首次上网日期,不代表论文的发表时间)
共10页
1995-2004