10.3321/j.issn:0254-4164.2008.05.012
基于WDDL和行波流水技术的抗功耗攻击高性能分组密码协处理器设计与实现
该文结合WDDL逻辑和行波流水技术,给出了分组密码协处理器的设计方法和设计流程.该设计流程实现简单,最大限度地利用了现有的成熟EDA工具.这种协处理器不仅能有效抗功耗攻击,而且具有运算性能高和功耗低的优势.文中以DES算法为例,给出了基于WDDL和行波流水技术的协处理器.实验结果表明,文中给出的分组密码协处理器设计方法以一定的芯片面积为代价获得了抗功耗攻击的能力,具有高运算性能和低功耗的优势.
功耗攻击、WDDL、行波流水、分组密码算法、协处理器、高性能、设计流程
31
TP331(计算技术、计算机技术)
国家自然科学基金60706026
2008-07-08(万方平台首次上网日期,不代表论文的发表时间)
共8页
827-834