10.3321/j.issn:0254-4164.2006.01.007
嵌入式处理器TLB设计方法研究
以处理器的TLB(Translation Look-aside Buffer)部件为研究对象,探讨嵌入式处理器TLB部件的高能效设计方法.用龙芯1号这款有代表性的真实处理器为设计模型,通过对功耗、面积、关键路径和性能等多方面的试验分析,提出了新颖的TLB低功耗设计方法.在经过改进后的TLB设计中,TLB部件的RAM部分的面积减少了50%,功耗降低了92.7%,整个TLB部件的面积减少了23.7%,功耗降低了28.5%,而电路延迟几乎没有增加,处理器的性能也没有受到影响.这充分说明改进方案是非常实用而有效的.
TLB、低功耗、龙芯、RAM、延迟、面积
29
TP302(计算技术、计算机技术)
科技部科研项目2005CB321600;国家科技攻关项目2005AA110010;国家科技攻关项目20041080;中国科学院基础研究项目20056610
2006-03-30(万方平台首次上网日期,不代表论文的发表时间)
共8页
73-80