10.3969/j.issn.1002-137X.2013.12.003
基于SIMD部件的四倍精度浮点乘加器设计
如何减少四倍精度浮点运算的硬件开销和延迟是需要解决的重要问题.为减少四倍精度乘加器的硬件开销,基于支持64位×4的双精度浮点SIMD FMA部件,设计并实现了一种新的四倍精度浮点乘加器(QPFMA),来支持4种浮点乘加运算和乘法、加减法、比较运算,运算延迟为7拍.通过将四倍精度113位×113位尾数乘法器分解为4个57位×57位乘法器来共享双精度浮点SIMD FMA部件的53位×53位乘法器,显著减少了实现QPFMA的硬件开销.基于65rnm工艺的逻辑综合结果表明,该QPFMA频率可达1.1GHz,面积是常规QPFMA设计的42.71%,仅与一个双精度浮点乘加器相当.与现有的QPFMA设计相比,相当工艺和频率下,其运算延迟减少了3拍,门数减少了65.96%.
浮点、SIMD部件、乘加、四倍精度、高精度
40
TP332.2(计算技术、计算机技术)
2014-01-19(万方平台首次上网日期,不代表论文的发表时间)
共5页
15-18,51