10.3969/j.issn.1002-137X.2011.07.011
FPGA上SHA-1算法的流水线结构实现
哈希算法SHA-1算法广泛地应用于电子商务、商用加密软件等信息安全领域.通过对SHA-1算法的深入分析,提出了流水线结构的硬件实现方案.通过缩短关键路径,使用片内RAM代替LE寄存器实现流水线中间变量的数据传递,有效地提高了工作频率和单位SHA-1算法的计算速度.这种硬件结构在Altera系列芯片上的实现性能是Altera商用SHA-1算法IP核的3倍以上.
哈希算法(SHA-1)、关键路径、流水线结构、单位时空吞吐率(TPPAT)、CSA
38
TN402(微电子学、集成电路(IC))
国家“863”计划重点项目2009AA012201;上海市科委重大科技攻关项目08dz501600
2012-01-14(万方平台首次上网日期,不代表论文的发表时间)
共3页
58-60