10.3969/j.issn.1002-137X.2007.11.070
多核处理器降低功耗技术综述
随着芯片集成度越来越高,处理器功耗已经和性能、时钟频率、芯片尺寸共同成为衡量一个处理器优劣的最主要标准.传统的降低功耗的技术都是针对功耗本身,即动态消耗和静态消耗,针对动态消耗的有多元供能电压技术(Multiple Supply Voltage)、动态电压调节技术(Dynamic Voltage Scaling)和基于时钟信号的技术,针对静态消耗的有通道长度调整技术(Channel Length Scaling)、寄存器锁存技术和能量选通技术(Power Gating).近两年从处理器结构和算法角度思考降低功耗逐渐成为热点,在未来一段时间将成为研究的主要方向.
动态消耗、静态消耗、结构和算法优化
34
TP3(计算技术、计算机技术)
国家自然科学基金60503090;北京市自然科学基金4042;081;国家重点基础研究发展计划973计划2004CB217903
2008-01-24(万方平台首次上网日期,不代表论文的发表时间)
共5页
259-263