10.3969/j.issn.1002-137X.2007.10.079
多核、多线程处理器的低功耗设计技术研究
随着微处理器设计技术和半导体制造工艺的进步,芯片的规模和复杂度急剧增大,超高的功耗密度对系统稳定性造成很大影响,功耗壁垒已经成为提升微处理器性能的最大障碍.本文介绍了低功耗设计的基本原理、研究内容、设计方法,分析了CMP和SMT体系结构的功耗需求和特性,讨论了不同的功耗优化策略在两种体系结构下的适用程度以及对性能造成的影响.针对多核、多线程体系结构,着重从系统级、结构级和电路级等不同抽象层次对典型的功耗优化技术做了讨论.最后,展望了未来微处理器低功耗设计技术的发展趋势.
多核、多线程、微处理器、低功耗
34
TP3(计算技术、计算机技术)
国家自然科学基金60573107;国家自然科学基金60573143
2007-12-10(万方平台首次上网日期,不代表论文的发表时间)
共5页
301-305