10.3969/j.issn.1002-137X.2005.06.004
基于FPGA实现的10Gbps高速转发引擎设计分析
高速转发引擎的设计是T比特路由器设计中的关键和难点,本文围绕传输带宽需求、查表时间需求和包头处理时间需求以及器件水平等方面对基于FPGA实现的10Gbps高速转发引擎进行了详细的分析,讨论了高速转发引擎各功能模块的设计可行性,并给出了一种可行的实现方案.
FPGA、10Gbps、转发引擎、并行、流水线
32
TP3(计算技术、计算机技术)
国家高技术研究发展计划863计划2003AA103510
2005-10-13(万方平台首次上网日期,不代表论文的发表时间)
共4页
14-17