10.3778/j.issn.1002-8331.1908-0452
全通用AES加密算法的FPGA实现
针对高级加密标准(Advanced Encryption Standard,AES)算法需要兼容不同工作模式以及不同密钥长度的加密需求,提出全通用AES加密算法.该算法通过设计可调节密钥扩展模块和模式选择模块,实现128/192/256位宽的加密,支持ECB/CBC/CFB/OFB/CTR 5种工作模式.基于Xilinx公司的XC7VX690T FPGA综合仿真,资源消耗为1 947 Slices,最高工作频率为348.191 MHz.
AES加密算法、非流水线、密钥扩展、现场可编程门阵列(FPGA)
56
TP331(计算技术、计算机技术)
国家自然科学基金11975176;西安工程大学博士科研启动基金BS1419
2020-05-22(万方平台首次上网日期,不代表论文的发表时间)
共5页
83-87