10.3778/j.issn.1002-8331.1607-0315
新型8B/10B编码方案的设计与实现
在研究了8B/10B编码原理以及内在相关性的基础上,提出了一种新的8B/10B编码方案.利用并行处理方法,在同一个时钟下同时并行处理多组数据的编码工作,从而提高编码电路的输出时钟频率.实验结果表明所设计的8B/10B编码电路在时钟频率为500 MHz下可正确地实现对8 bit数据进行编码,能够满足高速串行接口的设计要求.
8B/10B编码、并行处理、高速串行接口
54
TN91
国家自然科学基金61076086,61376098;安徽省高校省级自然科学研究项目2006KJ012A
2018-01-26(万方平台首次上网日期,不代表论文的发表时间)
共5页
87-90,106