10.3778/j.issn.1002-8331.1308-0155
基于SRAM和STT-RAM的混合指令Cache设计
随着工艺尺寸减小,传统基于SRAM的片上Cache的漏电流功耗成指数增长,阻碍了片上Cache容量的增加。基于牺牲者Cache的原理,利用SRAM写速度快,STT-RAM的非易失性、高密度、极低漏电流功耗等特性设计了一种基于SRAM和STT-RAM的混合型指令Cache。通过实验证明,该混合型指令Cache与传统基于SRAM的指令Cache相比,在不增加指令Cache面积的情况下,增加了指令Cache容量,并显著提高了指令Cache的命中率。
自旋转移力矩随机存储器(STT-RAM)、指令Cache、混合Cache
TP303(计算技术、计算机技术)
国家自然科学基金No.60773223,No.61003037,No.60736012,No.61173047;西北工业大学基础研究基金No.JC20110224, No.JC201212。
2015-07-22(万方平台首次上网日期,不代表论文的发表时间)
共6页
43-48