10.3778/j.issn.1002-8331.1305-0508
C-RAN预处理单元设计与实现
利用FPGA(现场可编程门阵列)实现基于LTE(Long Term Evolution,长期演进)协议C-RAN(云无线接入网络)体系架构中的前端预处理单元来加速CRAN系统的处理速度。软件层运行在基带信号处理单元池中,并且和FPGA前端预处理单元协同完成基带信号处理的整个过程。其中FPGA前端预处理单元集成了丰富的接口资源,包括PCIE、10 Gb/s以太网口、CPRI(通用公共无线接口)接口,将传统的移动通信和高速数据处理单元有效连接起来。预处理单元通过完成基带处理中的关键算法来减轻服务器处理的压力。与此同时在预处理单元内完成循环前缀的去除和有效子载波数据的筛选,降低了系统的IO吞吐量。预处理单元已经完成了仿真与验证。
云无线接入网络(C-RAN)、现场可编程门阵列(FPGA)、通用公共无线接口(CPRI)、预处理、长期演进(LTE)
TP393(计算技术、计算机技术)
国家自然科学基金No.61003037,No.61173047;西北工业大学基础研究基金No.JC201212。
2015-03-30(万方平台首次上网日期,不代表论文的发表时间)
共6页
42-47