10.3778/j.issn.1002-8331.2009.11.023
数字电视标准DMB-T高速LDPC译码器VLSI设计
在我国的数字电视广播地面传榆标准DMB-T中,使用了准循环非规则LDPC码作为前向纠错编码.针对此标准中LDPc码的特点,采用修正最小和译码算法,设计了一种半并行结构实时译码器,可实现DMB-T中三种不同码率下的LDPC译码,并有效地实现了硬件结构复用.与其他设计方案相比较,减少了RAM块的数量一半以上,全局布线难度也大大降低.整个设计在Stmtix Ⅱ FPGA上进行了综合验证.当译码迭代次数为20次时,系统吞吐量可达100 Mb/s以上.
低密度奇偶校验码、数字电视广播地面传输标准、修正最小和算法、半并行译码器
45
TN911
2009-05-22(万方平台首次上网日期,不代表论文的发表时间)
共5页
77-81