10.3321/j.issn:1002-8331.2005.27.033
(255,223)RS码硬件译码器的实现
考虑到对(255,223)RS码硬件译码器的处理速率的要求,详细地介绍了(255,223)RS码硬件译码器的实现流程,并且分析了影响处理速率提高的瓶颈因素,最终采用了RiBM算法使得硬件译码器的最高仿真处理速率超过340Mbit/s.
RS码、硬件译码器、处理速率
41
TN911.22
2005-11-03(万方平台首次上网日期,不代表论文的发表时间)
共2页
103-104
10.3321/j.issn:1002-8331.2005.27.033
RS码、硬件译码器、处理速率
41
TN911.22
2005-11-03(万方平台首次上网日期,不代表论文的发表时间)
共2页
103-104
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn