10.3321/j.issn:1002-8331.2005.17.035
基于状态机的SDRAM控制器的设计与实现
现代计算机的基本框架仍是以冯·诺伊曼结构为基础,以中央控制单元和存储指令/数据的存储器之间的通信为支撑的.同步动态随机存储器(即SDRAM)与静态RAM相比具有容量大,成本低的优势;与传统异步DRAM相比其速度更快,所以得到了越来越广泛的应用.因此以简化主机对SDRAM访问为主要任务的SDRAM控制器的设计就变得更加重要.论文提出了一种基于状态机的SDRAM控制器的设计思路与实现,并通过了FPGA验证,完全达到系统的功能和速度要求.
SDRAM、状态机、刷新
41
TP303(计算技术、计算机技术)
2005-09-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
110-112,132