10.3321/j.issn:1002-8331.2005.13.038
一种用于高速通信的虚拟DDR存储器设计及其FPGA实现
机群系统中,互连网络性能对整个机群系统的性能有着至关重要的影响,传统互联网络适配器基本上基于PCI接口,节点出口带宽理论上限132MB/s[1].论文提出虚拟DDR(Double Data Rate SDRAM)存储器这一概念,定义了虚拟DDR存储器的行为,并将其用于基于DDR内存接口的互联网络适配器中,该互联网络适配器在主板时钟频率100MHz时,节点带宽上限达到1600MB/s,带宽比基于PCI接口提高了12倍.基于FPGA的实现验证了虚拟DDR存储器及建立其上的网络适配器的可行性和正确性.
机群、互联网络、DDR接口、FPGA
41
TP393.03(计算技术、计算机技术)
中国科学院知识创新工程项目20036040
2005-06-23(万方平台首次上网日期,不代表论文的发表时间)
共4页
113-116