期刊专题

10.3321/j.issn:1002-8331.2003.34.010

一种宽位乘法器设计方案

引用
如何以合理的代价构造尽可能高速的低功耗的乘法器,尤其是位数较宽的乘法器(如32等)是微处理器数据通路设计中极其重要的环节.文中使用一种折衷的补码分段Booth乘法器.经过论证,最后通过布局布线后的结果看出,补码分段Booth乘法器规模小,速度高,非常适合低功耗嵌入式应用.

微处理器、低功耗、补码分段Booth乘法器、数据通路

39

TP332(计算技术、计算机技术)

国家部委预研基金

2004-03-26(万方平台首次上网日期,不代表论文的发表时间)

共3页

28-30

暂无封面信息
查看本期封面目录

计算机工程与应用

1002-8331

11-2127/TP

39

2003,39(34)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn