10.3321/j.issn:1002-8331.2002.21.009
逻辑平衡与高速数字电路
在设计者进行系统和电路级设计时,时常会将要实现的逻辑功能或操作较为平均地分配到时序中的各个阶段,称之为逻辑平衡设计.该论文引用了逻辑平衡的方法,将其运用在高速数字部件设计中,以常用运算单元如计数器,有限状态机和乘法器的高性能设计方案为例,分析了逻辑平衡在高速集成电路设计中的应用;并分析了逻辑平衡的方法在减小电路面积,提高电路的性价比和降低电路功耗中的作用.
逻辑平衡、高性能、运算单元
38
TP331.2(计算技术、计算机技术)
国家部委预研基金
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
25-28