面向轻量级分组密码的高性能可重构架构
针对目前采用专用集成电路的硬件实现架构难以满足不同应用对灵活性需求的问题,提出一种面向轻量级分组密码的高性能可重构架构(HRALBC).通过分析42种主流的轻量级分组密码算法,提取出算法的模式特征和组合特征;以模式特征结果和组合特征结果为依据设计出可重构处理单元;根据算法映射规律设计可重构处理单元阵列,进而进行架构整体设计.将不同类型算法映射到HRALBC上,验证其功能正确性并分析映射结果.实验结果表明,在TSMC 55 nm CMOS工艺下,HRALBC的工作频率最高可达429 MHz,总面积为1.23百万等效门(GE),对于不同密码算法面积效率最高可达22.33Gbit?s-1?MGE-1;与Anole相比,对于PRESENT64/80,SPECK64/128和SIMON64/128算法,可重构单元利用率分别提高16.67%,16.67%和13.89%,面积效率分别提高66.64%,66.64%和11.04%.
轻量级分组密码、信息安全、可重构计算、硬件实现架构
34
TP391.41(计算技术、计算机技术)
黑龙江省自然科学基金优秀青年项目;国家重点研发计划;中央引导地方科技发展专项;理工英才计划;理工英才计划杰出青年人才项目
2022-05-05(万方平台首次上网日期,不代表论文的发表时间)
共8页
527-534