面向功耗优化的CMOL电路容错映射
针对CMOS/纳米线/分子混合(CMOL)电路的缺陷导致电路功耗增加这一问题,提出基于单元限用的容错映射方法.首先建立缺陷对的功耗模型,分析常连缺陷对的映射模式对功耗的影响;然后通过高功耗单元的限用与功耗约束的设置,以减少高成本映射模式带来的功耗开销;最后采用改进的遗传算法完成电路容错映射.ISCAS标准测试电路的实验结果表明,所提方法在成功容错映射的基础上,有效地减少了电路的功耗与面积,同时对求解速度也有较好的优化.
CMOS/纳米线/分子混合(CMOL)电路、容错映射、功耗、遗传算法
33
TP391.41(计算技术、计算机技术)
国家自然科学基金;浙江省大学生科技创新活动计划新苗人才计划
2021-05-08(万方平台首次上网日期,不代表论文的发表时间)
共8页
616-623