期刊专题

“存储+逻辑”3D集成电路的硅通孔可测试性设计

引用
为了缩短硅通孔的测试时间,针对符合JESD229和IEEE1149.1边界扫描协议的“存储+逻辑”3D集成电路,提出一种硅通孔可测试性设计.首先在逻辑晶片上增加控制模块,用于控制存储晶片的边界扫描链;然后通过修改逻辑晶片上原有边界扫描链结构,实现串联和并联2种与存储晶片边界扫描链连接的模式;最后在逻辑晶片上增加寄存器,以保存测试过程所使用的配置比特,控制整体测试流程.实验数据表明,该设计仅比原有的IEEE1149.1边界扫描电路增加了0.4%的面积开销,而测试时间缩短为已有工作的1/6.

3D集成电路、硅通孔、可测试性设计、JEDEC协议JESD229、IEEE 1149.1协议

26

TP306+.2(计算技术、计算机技术)

国家“九七三”重点基础研究发展计划项目2011CB302503;国家自然科学基金61076018,61274030;美国Mentor Graphics公司研究型合作项目

2014-03-19(万方平台首次上网日期,不代表论文的发表时间)

共8页

146-153

暂无封面信息
查看本期封面目录

计算机辅助设计与图形学学报

1003-9775

11-2925/TP

26

2014,26(1)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn