高速环形FIFO的设计
针对全局异步局部同步系统中不同时钟域间的通信问题,提出一种可用于多核片上系统的环形FIFO.采用独特的运行协议和串并结合的数据传输方式以及保证通信质量的双轨编码方法,设计了一种新颖的FIFO体系结构,使其可支持不同宽度数据的发送和接收,保证数据的完整高速传输.在0.18μm标准CMOS工艺下,FIFO的传输延时为681ps,每响应一个传输请求的平均能耗为6.45pJ,可满足多核片上系统和片上网络芯片速度高、功耗低、鲁棒性强和重用性好的设计要求.
高速低功耗、不同时钟域、FIFO、协议、全局异步局部同步
23
TN402(微电子学、集成电路(IC))
国家自然科学基金60725415,60971066;国家"八六三"高技术研究发展计划2009AA01Z258,2009AA01Z260;"宽带隙半超导体"国家重点实验室基金ZHD200904
2011-06-22(万方平台首次上网日期,不代表论文的发表时间)
共8页
488-495