解同步电路中的功耗优化方法
针对解同步方法设计的异步电路存在冗余功耗的问题,提出一种功耗优化的解同步异步电路设计方法.首先以迭代结构乘法器为例分析操作数及电路操作行为对异步流水线功耗的影响;然后将窄数据特性及操作行为特性引入到解同步设计方法中,其中窄数据特性用于优化数据通路,操作行为特性用于优化控制通路;最后采用该方法对异步传输触发体系结构(TTA)微处理器计算内核进行功耗优化设计.实验结果表明,结构优化后的异步TTA微处理器内核功耗明显减少,约为解同步异步内核功耗的60%.
解同步电路、功耗优化、流水线结构优化、操作数分析、设计流程
22
TP332.2(计算技术、计算机技术)
国家"九七三"重点基础研究发展计划项目2007CB310901;国家"八六三"高技术研究发展计划2007AA01Z101;国家自然科学基金60873015
2011-01-28(万方平台首次上网日期,不代表论文的发表时间)
共7页
2155-2161