10.3321/j.issn:1003-9775.2003.07.002
嵌入式系统软硬件协同设计中的快速样机平台
提出一种嵌入式系统软硬件协同设计的快速样机平台设计方案,该方案使用系统级可编程芯片和处理机软核技术来构成快速样机平台所需的FPGA阵列和规模可调的处理机,以此实现软硬件的更紧密灵活的耦合和更小的通信延迟.可重构逻辑的应用使得该快速样机平台具有简单规整的结构,一方面使得快速样机平台之间的扩展连接更为容易,另一方面使得FPGA芯片中的逻辑资源能得到更充分利用.
嵌入式系统、软硬件协同设计、快速样机平台、系统级可编程芯片
15
TP391(计算技术、计算机技术)
国家自然科学基金69873010;教育部高校骨干教师资助计划
2003-09-12(万方平台首次上网日期,不代表论文的发表时间)
共5页
778-782