40nm FPGA的功耗管理和优势
@@ 随着工艺尺寸的减小,数字逻辑电路的漏电流成为当前FPGA面临的主要挑战.静态功耗增大的主要原因是各种漏电流源的增加.图1所示为随着更小逻辑门长度的技术实现,这些漏电流源是怎样随之增加的.此外,如果不采取专门的功耗措施,较大的逻辑电容和较高的开关频率也会导致动态功耗增大.
功耗管理、fpga
TP368.1;TN925.93;TN402
2009-04-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
50-53
功耗管理、fpga
TP368.1;TN925.93;TN402
2009-04-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
50-53
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn