10.3969/j.issn.1007-080X.2006.02.017
基于CPLD的神经网络系统设计
文章介绍了一种将已经在计算机上训练好的神经网络移植到CPLD硬件上的设计方法.时分多路复用结构需要一个特定的时钟信号来反复调用某一程序模块,以节省CPLD的空间,从而降低设计成本.该设计方法是将时分多路复用结构和并行结构相结合,用MAX+plusⅡ软件来编制程序,最后通过仿真验证.用CPLD来设计神经网络系统具有运行速度快、集成度高、抗干扰能力强等特点.
神经网络、可编程逻辑器件、硬件系统
12
TH-39
2006-04-20(万方平台首次上网日期,不代表论文的发表时间)
共2页
61-62