期刊专题

10.3969/j.issn.1007-080X.2006.02.017

基于CPLD的神经网络系统设计

引用
文章介绍了一种将已经在计算机上训练好的神经网络移植到CPLD硬件上的设计方法.时分多路复用结构需要一个特定的时钟信号来反复调用某一程序模块,以节省CPLD的空间,从而降低设计成本.该设计方法是将时分多路复用结构和并行结构相结合,用MAX+plusⅡ软件来编制程序,最后通过仿真验证.用CPLD来设计神经网络系统具有运行速度快、集成度高、抗干扰能力强等特点.

神经网络、可编程逻辑器件、硬件系统

12

TH-39

2006-04-20(万方平台首次上网日期,不代表论文的发表时间)

共2页

61-62

相关文献
评论
暂无封面信息
查看本期封面目录

机电一体化

1007-080X

31-1714/TM

12

2006,12(2)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn