用于就地化保护关键技术的SoC设计
以解决变电站继电保护中存在因多个功能芯片导致的系统可靠性降低、运维难度增大为目的,提出了基于双核Cortex-A9的自研智能就地化保护SoC芯片.该芯片通过采用基于节点冗余算法的HSR环网结构,确保环内任何一个元件或链路阻塞时,报文均能沿另一方向传递至主机.使用多采样率多通道的动态可重构ADC采集模块,使芯片可以根据不同实时性要求进行软件修改.采用时钟数据恢复对FT3码流进行处理,以提高信息传输的可靠性.在UMC55工艺下,完成了该芯片的版图设计,芯片面积为5.3×5.3 mm,主时钟频率可达到500 MHz.仿真结果验证了所提出芯片的可行性和先进性.
智能变电站、就地化保护、SoC、HSR环网、可重构ADC、时钟数据恢复
47
国家电网公司科技项目资助5222LK17001F
2019-12-04(万方平台首次上网日期,不代表论文的发表时间)
共6页
150-155