10.3969/j.issn.1002-6673.2007.06.041
一种基于FPGA的数字逻辑分析仪的设计和实现
设计和实现了一种基于MCU+FPGA的逻辑分析仪.该逻辑分析仪的逻辑信号门限电压可在0~5 V范围内按256级变化,精度达到0.01V.数字信号发生器能重复输出8路频率为100±0.5 Hz且可预置的循环移位逻辑信号序列.测试结果表明该系统稳定精确,操作简单、成本低等特点,具有广阔的应用前景.
FPGA、信号发生、信号处理、触发控制
20
TP274+.2(自动化技术及设备)
2008-01-24(万方平台首次上网日期,不代表论文的发表时间)
共3页
96-97,99