10.3969/j.issn.1001-9146.2012.01.005
应用于北斗接收机的低噪声放大器设计
该文采用电容交叉耦合技术,设计了基于SMIC0.18μm CMOS工艺的应用于北斗二号接收机全差分低噪声放大器,中心频率为1 561.098MHz.仿真结果表明:该低噪放的噪声系数为2.045dB,功率增益S21为19.684dB,输入反射系数S11和输出反射系数Sn分别小于-13dB和-40dB,反向隔离S12小于-40dB,线性度IIP3大于-5.5dBm,在1.8V电压下的总功耗为16mW.
北斗接收机、全差分电路、电容耦合、低噪声放大器、输入匹配
32
TN401(微电子学、集成电路(IC))
浙江省大学生创新创业孵化资助项目ZX100701063
2012-08-07(万方平台首次上网日期,不代表论文的发表时间)
共4页
18-21