10.3969/j.issn.1009-8518.2012.04.011
TMR加固的SpaceWire节点的设计与实现
文章根据SpaceWire协议,在FPGA(Field Programmable Gate Array)上用VHDL(Very HighSpeed Integrated Circuit HardwareDescription Language)设计了SpaceWire协议节点软核,并分别使用XTMR(Xilinx Triple Modular Redundancy)软件设计和手动代码设计对关键功能模块进行三模冗余设计,在FPGA上实现了SpaceWire节点的功能加固设计,提高了SpaceWire节点软核的可靠性,并与SpaceWire标准设备进行了数据传输,实现了加固的SpaceWire节点与SpaceWire标准设备之间的数据传输。
SpaceWire、IP软核、三模冗余设计、XTMR、现场可编程门阵列
33
TP336(计算技术、计算机技术)
2012-11-12(万方平台首次上网日期,不代表论文的发表时间)
共6页
64-69