10.3969/j.issn.1671-119X.2003.01.019
上下文相关算术编码的VLSI结构设计
由于上下文相关算术编码(CAE)方法的良好压缩特性,使其适用于二值形状视频对象的编码.然而CAE编码所消耗的运算资源较大,不能满足实时视频编码的要求.为了有效减少数据载入次数,提出一种高效的上下文相关算术编码(CAE)的VLSI结构.采用延迟线结构保存输入像素,使其在以后的处理中重复利用.实验结果表明,采用这种结构,有效减少了存储器的访问次数,在计算概率索引时,避免了加法操作,从而达到了利用较少的门电路实现高效编码的设计目标.
VLSI结构、算术编码、视频编码
13
TP312(计算技术、计算机技术)
2003-08-29(万方平台首次上网日期,不代表论文的发表时间)
共3页
60-61,87