10.3969/j.issn.1002-0640.2012.11.045
基于FPGA的抽取滤波器的实现
讨论了抽取滤波器的结构及频率特性,提出了一种高效抽取滤波器——级联积分梳状滤波器.是一种线性相位FIR滤波器,由工作在高抽样率的级联理想积分器和低抽样率的级联微分器组成,根据抗混叠和抗镜像的指标确定所需的级联数目N即可,运用FPGA设计的方法,进行了功能仿真和波形仿真,验证了抽取滤波器的正确性.
抽取滤波器、级联积分、FPGA
37
TN432(微电子学、集成电路(IC))
2013-01-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
170-172