10.3969/j.issn.1673-1328.2023.12.013
片上网络容错路由器设计
随着集成电路系统对高带宽、低功耗以及高可拓展性等性能需求的增加,片上网络(NoC)已成为备受关注的高性能、高扩展性互连架构.然而,由于晶体管尺寸的不断缩小,片上网络路由器容易出现故障,导致整个芯片通信中断.因此,需要进行有效的故障容错设计.提出了 一种新型容错路由器结构,采用分组共享和辅助路径等技术来实现路由器单元的容错设计.与基准路由器相比,容错面积开销仅为其面积的27.2%,而平均故障时间提升了 20.7%,与先进容错路由器Defender相比,能容忍更多的故障数量,路由器硅保护系数提升了7.0%,增强了路由器的可靠性.
片上网络、路由器、故障容错、可靠性
TP274(自动化技术及设备)
2023-06-06(万方平台首次上网日期,不代表论文的发表时间)
共4页
47-50